000 | 01664nam a2200313 4500 | ||
---|---|---|---|
003 | EC-UNACH | ||
005 | 20240508152832.0 | ||
006 | s||||gr|||| 00| 00 | ||
008 | 150116t9999 mx r gr 000 0 spa d | ||
020 | _a978-84-1335-193-3 | ||
040 |
_aEC-UNACH _cEC-UNACH |
||
041 | _aEspañol | ||
082 | 0 | 4 |
_223 _a621.381.5 _bL016567 |
100 | _aEscaño Quero, Rafael | ||
245 | _aCircuitos Integrados III | ||
264 |
_aMálaga - España _bUniversidad de Málaga _c2022 |
||
300 |
_a382 páginas, _bGráficos, tablas, _c24 x 17 centímetros |
||
501 | _aIncluye índice | ||
505 | _aTema o. Introducción y recordatorio -- Tema 1. Fundamentos y metodologías de los C.I.'s -- Tema 2. Circuitos combinacionales -- Tema 3. Circuitos regenerativos -- Tema 4. Memorias semiconductoras -- Tema 5. Encapsulamientos de CI's -- Cuestiones y ejercicios del Manual circuitos integrados II -- Tema 1. Procesos y Tecnologías de fabricación -- Tema 2. Conceptos y elementos analógicos -- Tema 3. Bloques básicos analógicos -- Tema 4. Fundamentos de amplificadores CMOS -- Prácticas de laboratorio -- Práctica 1. Diseño y simulación lógica con standard cells -- Práctica 2. Diseño y simulación eléctrica con transistores MOS -- Práctica 3. Diseño y simulación eléctrica con transistores MOS -- Práctica 4. Implementación mediante ASIC y FPGA. | ||
650 | _aEXPRESIONES MATEMÁTICAS | ||
650 | _aCONTADOR SÍNCRONO | ||
650 | _aCHIP ASIC | ||
650 | _aRUTEO DEL CIRCUITO | ||
942 |
_2ddc _c1 |
||
999 | _c12996 |